-
목적
- 창의적이고 혁신적인 문제해결 능력을 가진 인재 육성
- 현실에 기반한 독창성, 방법 및 응용에 활용하는 아이디어 능력 배양
- 도전정신을 기반으로 하는 대학 문화 활성화 -
대회명
2024 창의 회로설계 챌린지 (Creative Circuit Design Challenge) -
주최 및 주관
경북대학교 IDEC -
협찬
-
참가대상
전자공학 및 관련 학과 학부생으로 구성된 2~3명의 팀 (팀원 외 지도교수 1인)
※ 지도교수는 다수 팀 지도 가능 -
시상내역
시상구분 내용 상금 대상
(경북대학교 총장상)
1팀 100만원 금상
(KAIST IDEC 소장상)
1팀 70만원 은상
(KAIST IDEC 소장상)
1팀 50만원 동상
(경북대학교 IDEC 센터장상)
2팀 팀당 30만원 장려상
(Cadence Awards)
10팀 팀당 20만원
산학협력상
(나인플러스IT 대표이사상)
5팀 팀당 10만원
※ 제세공과금은 수상자 부담/시상부문 및 상금은 일부 변경될 수 있습니다.
-
대회진행방법
1. 회로 설계
프로젝트 제한 요소 내에서 진행한 창의적인 과제의 시작품 제작 및 발표프로젝트 제한 요소■ 저항, 커패시터, 인덕터, 연산증폭기, 센서, 모터, 트랜지스터, 다이오드, LED, 논리회로 등
학부 교과목에서 학습하는 부품과 간단한 기계적인 부품 사용
(AVR, ARM, 아두이노 등 마이크로프로세서는 사용 못함)
■ 교육용 FPGA Kit 사용 가능하며, FPGA 보드 외부에 회로를 구성
(FPGA는 FPGA 교육 보드로만 설계가 불가능 하며, 제작 보드가 아닌 완제품 FPGA 보드 안에 스위치, FND 등 디바이스 사용불가)■ 필요 시 양면 PCB 기판을 설계, 제작하여 사용 함■ 본선 진출 팀은 과제 시작품 제작 비용 10만원 내 지원2. 디지털시스템 설계 (시범운영)주제 : 인공지능 반도체 시스템(NPU) 설계 경진대회목표 : 에너지 효율(TOPS/W)적인 인공지능 반도체 시스템 구조 개발.오픈소스 EDA 툴(OpenROAD)과 FinFET 공정(7nm)을 이용한 디지털 회로 설계(HDL, Netlist)
및 인공지능 추론 정확도 검증.■ Verilog를 이용한 디지털시스템 설계 (시뮬레이션을 통한 검증)■ 디지털시스템 설계 분야에는 재료비(10만원) 지금이 되지 않습니다대회 진행방법<예선>① 6월 30일 까지: 온라인 접수 (재학증명서, 과제 계획서 첨부)2 인 1 조 or 3 인 1 조지도교수 1인 반드시 포함지도교수는 다수 팀 동시 지원 가능② 7월 중: OrCAD PSpice 회로 해석, PCB 설계 동영상 공개③ 8월 30일 까지: 1차 과제보고서(중간보고서) 제출 / 본선 진출팀 선정<본선>④ 9월 ~ 11월: 선정팀 시작품 제작시작품 제작 비용 최대 10만원 내 지원금 제공 (부품 구매 영수증 제출 필수)*구매 영수증 확인 후, 지원금이 제공되므로 영수증 관리에 유의하여 주시기 바랍니다.영수증은 결과 발표일에 제출 혹은 스캔하여 파일로 별도 제출.*단, 2024년 시범대회로 진행하는 디지털시스템 설계 참가자는 재료비지급(10만원)은 해당 사항이 없음을 양해 부탁드립니다.⑤ 11월 03일(일): 과제 결과보고서 PPT 제출⑥ 11월 08일(금): 발표 및 시상 -
대회운영위원회
대회운영위원장
경북대학교 IDEC캠퍼스 센터장 심재훈 교수
대회운영위원
대구대학교 문현원 교수
금오공과대학교 장영찬 교수DGIST 이정협 교수
경북대학교 조건희 교수산업협력위원
나인플러스아이티(주) 김민성 이사외부 심사위원 류영선 수석연구원 (LIG넥스원 PCB설계팀)
-
대회문의처
대회 운영 및 일정 관련 문의 : 053-950-6858 (idec@knu.ac.kr)
프로젝트 진행 관련 문의 : 010-2477-0397 (alsehdwlr@knu.ac.kr)
*홈페이지 Q&A와 메일로 질문 주시면 답변드리겠습니다.